## 計算機結構作業 資工三 B05902023 李澤諺

我實作這次作業所使用的作業系統為 Ubuntu,並使用 iverilog 來編譯這次作業所寫的程式。

本次作業中,我實作各個模組的方式如下:

|               | Input 有 32 bits 的 data1_i 和 data2_i,output 則有 32 bits 的  |                              |  |  |  |
|---------------|----------------------------------------------------------|------------------------------|--|--|--|
| Adder.v       | data_o ∘                                                 |                              |  |  |  |
|               | 將 data1_i 和 data2_i 相加後,將其結果 assign 給 data_o。            |                              |  |  |  |
|               | Input 有 32 bits 的 data1_i 和 data2_i,以及 3 bits 的          |                              |  |  |  |
| ALU.v         | ALUCtrl_i,output 則有 32 bits 的 data_o,以及 1 bit 的          |                              |  |  |  |
|               | Zero_o ∘                                                 |                              |  |  |  |
|               | 首先宣告一個 32 bits 的 reg,將其命名為 data_reg,接著利用                 |                              |  |  |  |
|               | case 敘述,根據 ALUCtrl_i 的值來決定 ALU 要進行何種運算,                  |                              |  |  |  |
|               | 規則如下:                                                    |                              |  |  |  |
|               | ALUCtrl_i                                                | 運算                           |  |  |  |
|               | 3'b001                                                   | data_reg = data1_i + data2_i |  |  |  |
|               | 3'b010                                                   | data_reg = data1_i - data2_i |  |  |  |
|               | 3'b011                                                   | data_reg = data1_i * data2_i |  |  |  |
|               | 3'b100                                                   | data_reg = data1_i & data2_i |  |  |  |
|               | 3'b101                                                   | data_reg = data1_i   data2_i |  |  |  |
|               | 運算的結果存在 data_reg 後,將 data_reg 的結果 assign 給               |                              |  |  |  |
|               | data_o,並判斷 data_reg 的值是否為 0,若是,則將 Zero_o                 |                              |  |  |  |
|               | 的值 assign 為 1,否則 assign 為 0。                             |                              |  |  |  |
| MUX32.v       | Input 有 32 bits 的 data1_i 和 data2_i,以及 1 bit 的 select_i, |                              |  |  |  |
|               | output 則有 32 bits 的 data_o。                              |                              |  |  |  |
|               | 判斷 select_i 的值為何來決定要將 data_o 的值 assign 為                 |                              |  |  |  |
|               | data1_i 還是 data2_i,若 select_i 為 0,則將 data_o 的值           |                              |  |  |  |
|               | assign 為 data1_i,若 select_i 的值為 1,則將 data_o 的值           |                              |  |  |  |
|               | assign 為 data2_i。                                        |                              |  |  |  |
| Sign_Extend.v | Input 有 32 bits 的 data_i,output 則有 32 bits 的 data_o。     |                              |  |  |  |
|               | 首先將 data_i 的第 20 位到第 31 位的 bit 拿下來 assign 給              |                              |  |  |  |
|               | data_o 的第 0 位到第 11 位後(即 immediate 的值),再判斷                |                              |  |  |  |
|               | data_i 第 31 位的 bit 為 0 還是 1(即 immediate 的 sign bit),將    |                              |  |  |  |
|               | data_o 剩下第 12 位到第 31 位此 20 個 bits 全部填為                   |                              |  |  |  |
|               | immediate 的 sign bit。                                    |                              |  |  |  |
| Control.v     | Input 有 7 bits 的 Op_i,output 則有 2 bits 的 ALUOp_o,以及 1    |                              |  |  |  |
|               | bit 的 ALUSrc_o 和 RegWrite_o。                             |                              |  |  |  |

|               | 判斷On i 的店为何本为字面 assign 纷 ALLIOn a 和 ALLIS a a                         |         |                               |             |           |  |  |  |
|---------------|-----------------------------------------------------------------------|---------|-------------------------------|-------------|-----------|--|--|--|
|               | 判斷 Op_i 的值為何來決定要 assign 給 ALUOp_o 和 ALUSrc_o<br>的值,規則如下:              |         |                               |             |           |  |  |  |
|               | Op                                                                    |         | ALUOp_i                       |             | ALUSrc o  |  |  |  |
|               | 7'b0110011<br>7'b0010011                                              |         | 2'b01                         |             | 1'b0      |  |  |  |
|               |                                                                       |         | 2'b10                         |             | 1'b1      |  |  |  |
|               |                                                                       |         | matructions 皆要將結果寫回 register, |             |           |  |  |  |
|               | 故 RegWrite 的值恆 assign 為 1'b1。                                         |         |                               |             |           |  |  |  |
|               | Input 有 32 bits 的 funct_i,以及 2 bits 的 ALUOp_i,output                  |         |                               |             |           |  |  |  |
| ALU_Control.v | 有 3 bits 的 ALUCtrl_o。                                                 |         |                               |             |           |  |  |  |
|               | 原理為將整個 instruction 作為 funct_i 傳入 ALU_Control 中,並                      |         |                               |             |           |  |  |  |
|               | 判斷 funct_i 的第 12 位到第 14 位(即 funct 3)、第 25 位到第 31                      |         |                               |             |           |  |  |  |
|               | 位(即 funct 7)、ALUOp_i 的值為何,來決定要 assign 給                               |         |                               |             |           |  |  |  |
|               | ALUCtrl_o 的值,規則如下:                                                    |         |                               |             |           |  |  |  |
|               | ALUOp_i                                                               | funct 3 | funct 7                       | instruction | ALUCtrl_o |  |  |  |
|               | 2'b10                                                                 | (不      | 用判斷)                          | addi        | 3'b001    |  |  |  |
|               | 2'b01                                                                 | 3'b000  | 7'b0000000                    | add         | 3'b001    |  |  |  |
|               |                                                                       |         | 7'b0100000                    | sub         | 3b'010    |  |  |  |
|               |                                                                       |         | 7'b0000001                    | mul         | 3'b011    |  |  |  |
|               |                                                                       | 3'b111  | (不用判斷)                        | and         | 3'b100    |  |  |  |
|               |                                                                       | 3'b110  | (不用判斷)                        | or          | 3'b101    |  |  |  |
|               | 以此決定 ALU 要做何種運算。                                                      |         |                               |             |           |  |  |  |
|               | Input 有 1 bit 的 clk_i 和 rst_i 和 start_i, 並另外宣告了兩個 32                  |         |                               |             |           |  |  |  |
|               | bits 的 wire,命名為 inst 和 inst_addr,分別用來記錄目前的                            |         |                               |             |           |  |  |  |
|               | instruction 為何以及目前 instruction 在 instruction memory 的                 |         |                               |             |           |  |  |  |
| CPU.v         | address,並宣告一個 1 bit 的 wire,命名為 tmp,用來接在                               |         |                               |             |           |  |  |  |
|               | ALU的 Zero_o 之後。<br>實施主式為悠久個 modulo 的 input 和 output 如 bud ndf 中等      |         |                               |             |           |  |  |  |
|               | 實作方式為將各個 module 的 input 和 output 如 hw4.pdf 中第<br>  2 頁的 datapath 接起來。 |         |                               |             |           |  |  |  |
|               | — 只由,watapathi J文/已/人                                                 |         |                               |             |           |  |  |  |